序章 半導体メモリの発展とDRAM最新技術(小柳光正) |
1. はじめに 1 |
2. DRAMの歴史と最新技術 2 |
3. DRAMの回路構成と高速化技術 10 |
4. eDRAMとキャパシタレス・セル 16 |
5. 3次元集積化技術と積層型DRAM 18 |
6. おわりに 21 |
第1章 フラッシュメモリの最新技術 |
1. NAND型フラッシュメモリーの最新動向(渡辺寿治) 28 |
1.1 フラッシュメモリーとその動作原理 28 |
1.2 NAND型フラッシュメモリーの動作原理 31 |
1.3 NAND型フラッシュメモリーの特徴と動向 34 |
1.4 NAND型フラッシュメモリーの微細化における問題点 36 |
1.5 NAND型フラッシュメモリーの微細化に対する解決手法 38 |
2. NOR型フラッシュメモリーの最新動向(田口眞男) 44 |
2.1 はじめに 44 |
2.2 フローティングゲートNOR型フラッシュメモリーの動作原理 44 |
2.2.1 プログラム方法 45 |
2.2.2 消去方法 47 |
2.2.3 メモリーセルアレー 49 |
2.3 チャージトラップNOR型フラッシュメモリー 50 |
2.3.1 メモリーセルアレー 50 |
2.3.2 動作原理 51 |
2.3.3 プログラム方法 52 |
2.3.4 消去方法 52 |
2.3.5 読み出し方法 54 |
2.3.6 ディスターブ 55 |
2.3.7 動作マージンの拡大 56 |
2.3.8 4ビット記憶方式 56 |
2.4 B4セル 57 |
2.5 フローティングナノドットセル 58 |
第2章 MRAMの最新技術 |
1. MRAMの最新動向(猪俣浩一郎) 61 |
1.1 はじめに 61 |
1.2 MRAMの動作原理と特徴 62 |
1.3 MRAMの開発状況 65 |
1.4 ギガビット級大容量MRAMの開発に向けて 68 |
1.4.1 スピン注入磁化反転 68 |
1.4.2 ハーフメタルの開発 73 |
1.5 おわりに 75 |
2. 磁気トンネル接合素子の技術開発(湯浅新治) 77 |
2.1 磁気トンネル接合素子のTMR効果 77 |
2.2 アモルファスAl-O障壁MTJ素子のデバイス応用とその限界 79 |
2.3 結晶MgO(001)トンネル障壁MTJ素子のTMR効果の理論予測 82 |
2.4 結晶MgO(001)障壁の作製と巨大TMR効果の実現 85 |
2.5 デバイス応用に適したCoFeB/MgO/CoFeB構造のMTJ素子の開発 88 |
2.6 CoFeB/MgO/CoFeB-MTJ素子の巨大TMR効果の機構 90 |
2.7 MgO障壁MTJ素子のデバイス応用 93 |
3. スピン注入書き込み型MRAM(鹿野博司) 97 |
3.1 まえがき 97 |
3.2 スピン注入磁化反転現象 98 |
3.3 スピン注入書き込み型MRAM 102 |
3.3.1 メモリの構成 102 |
3.3.2 Read/Write動作 105 |
3.3.3 保持特性 107 |
3.3.4 トンネル絶縁膜信頼性 109 |
3.4 まとめ 110 |
4. トグル書込み方式(鈴木哲広) 113 |
4.1 はじめに 113 |
4.2 トグル書込み方式の原理 113 |
4.3 16Mbトグル型MRAM 118 |
4.4 トグル型MRAMの書込み特性の改良 121 |
4.5 トグル型MRAMの製品とアプリケーション 126 |
4.6 おわりに 128 |
第3章 FeRAMの最新技術 |
1. FeRAMの最新動向(石原宏) 130 |
1.1 FeRAMの特徴と現状 130 |
1.2 キャパシタ型FeRAMの高集積化 131 |
1.3 トランジスタ型FeRAMのデータ保持時間の改善 133 |
1.4 有機強誘電体膜を用いたFeRAM 137 |
2. FeRAMの基本動作と信頼性(嶋田恭博) 141 |
2.1 はじめに 141 |
2.2 2T2C/1T1Cメモリ・セル : FeRAM 142 |
2.2.1 セル構成と動作原理 142 |
2.2.2 2T2C/1T1Cメモリ・セルの信頼性上の課題 146 |
2.3 強誘電体ゲート・トランジスタ : FeFET 153 |
2.3.1 セル構成と動作原理 154 |
2.3.2 FeFETの信頼性上の課題 159 |
2.4 おわりに 160 |
3. FRAMの市場展望(田中均) 163 |
3.1 はじめに 163 |
3.2 FRAMの特徴 166 |
3.2.1 高速の書換え速度 166 |
3.2.2 書換え回数の多さ 167 |
3.2.3 書換え時の低消費電力 168 |
3.2.4 CMOSロジックプロセスとの親和性 168 |
3.3 期待される適用分野 169 |
3.3.1 RFID 169 |
3.3.2 スマートカード 171 |
3.3.3 車載応用 173 |
3.3.4 FRAMマイコン 176 |
3.4 おわりに 178 |
第4章 PRAMの最新技術 |
1. PRAMの原理とその動向(保坂純男) 179 |
1.1 はじめに 179 |
1.2 相変化抵抗素子の原理,特徴と課題 180 |
1.3 相変化材料の抵抗率アニール温度特性と結晶構造 185 |
1.3.1 抵抗率アニール温度特性 185 |
1.3.2 結晶構造 186 |
1.3.3 結晶サイズおよび表面構造 187 |
1.3.4 窒素ドープと結晶サイズ制御 189 |
1.4 相変化抵抗素子 189 |
1.4.1 直列抵抗内蔵バーティカル型相変化抵抗素子 189 |
1.4.2 直列抵抗内蔵バーティカル型相変化抵抗素子の省エネ化 190 |
1.4.3 直列並列抵抗内蔵ラテラル型相変化抵抗素子 193 |
1.5 多値記録相変化抵抗素子 196 |
1.5.1 抵抗アレー方式相変化多値記録抵抗素子 197 |
1.5.2 多層膜方式相変化多値記録抵抗素子 197 |
1.6 相変化チャンネルトランジスタ 198 |
1.6.1 不揮発メモリ特性 199 |
1.6.2 相変化チャンネル電流制御 199 |
1.7 まとめ 200 |
2. ECD/Ovonyx社における相変化電子メモリーの開発動向(太田威夫) 202 |
2.1 はじめに 202 |
2.2 アモルファス材料のオボニックスイッチングおよびメモリー現象 204 |
2.3 オボニックスイッチング材料 205 |
2.4 相変化光メモリー(光ディスク)と相変化電気メモリー 207 |
2.5 ECD/OvonyxとIntel,STMicro electronicsが開発したPRAM(OUM)デバイス 209 |
2.5.1 ECD/Ovonyxのデバイス 209 |
2.5.2 Intelデバイスの構造と駆動 210 |
2.5.3 STMicro electronics-Ovonyxのμトレンチ構造 211 |
2.6 相変化不揮発性メモリーPRAM(OUM)の将来展開 213 |
2.6.1 相変化多値メモリー 213 |
2.6.2 相変化PRAMのスケーリング 213 |
2.6.3 新相変化Cognitive素子 : 入力信号記憶スイッチング機能(Cognitive function) 215 |
2.7 あとがき 216 |
第5章 ReRAMの最新技術 |
1. 不揮発性抵抗変化ランダムアクセスメモリ研究開発の動向(秋永広幸,島久) 220 |
1.1 抵抗スイッチ効果 220 |
1.2 抵抗スイッチ効果を用いた不揮発性メモリ開発 224 |
1.2.1 ペロブスカイト型酸化物を用いたReRAM研究の動向 226 |
1.2.2 2元系酸化物を用いたReRAM研究の動向 228 |
1.2.3 プロセス開発や理論研究など注目すべき話題 231 |
1.3 今後の研究開発への期待 232 |
2. 抵抗変化メモリRRAMの電気特性制御(粟屋信義,細井康成) 236 |
2.1 序 236 |
2.1.1 はじめに 236 |
2.1.2 フラッシュメモリの限界とポストフラッシュへの要求 236 |
2.2 RRAMの特性 237 |
2.2.1 RRAMの定義 237 |
2.2.2 金属酸化物の抵抗スイッチングの歴史的経緯 238 |
2.2.3 直流挿引による金属酸化物の抵抗スイッチング特性 239 |
2.2.4 チタン酸化物可変抵抗素子 241 |
2.2.5 電圧パルス印加による金属酸化物の抵抗スイッチング特性と抵抗制御 245 |
2.2.6 メモリセルの構成 249 |
2.2.7 メモリとして要求される特性と課題 249 |
3. 遷移金属酸化物の成膜プロセス(鄒弘綱,西岡浩) 253 |
3.1 はじめに 253 |
3.2 ReRAM研究の歴史 253 |
3.2.1 二元系酸化物の抵抗変化特性 253 |
3.2.2 三元系酸化物の抵抗変化特性 255 |
3.2.3 三元系酸化物によるReRAM作製 256 |
3.2.4 二元系酸化物によるReRAM作製 257 |
3.2.5 ReRAM作製プロセスの比較 258 |
3.3 ReRAM作製プロセスの開発 258 |
3.3.1 成膜技術開発 258 |
3.3.2 ReRAM開発用スパッタ装置 260 |
3.3.3 CuO成膜 261 |
3.3.4 TiOx 261 |
3.4 まとめ 262 |
第6章 その他のメモリ最新技術 |
1. シリコン系ナノ構造集積と機能メモリデバイス開発(宮崎誠一,池田弥央) 265 |
1.1 はじめに 265 |
1.2 シリコン量子ドットフローティングゲートMOSメモリの特徴 265 |
1.3 シリコン系量子ドットの自己組織化形成 266 |
1.4 シリコン系量子ドットの帯電状態評価 266 |
1.5 Si量子ドットフローティングゲートMOSキャパシタ 268 |
1.6 シリコン量子ドットフローティングゲートnMOSFET 270 |
1.7 おわりに 276 |
2. シリコンドットメモリー(古賀淳二) 278 |
2.1 はじめに 278 |
2.2 動作原理 278 |
2.2.1 単電子効果 278 |
2.2.2 基本メモリー動作 279 |
2.3 最新技術動向 281 |
2.3.1 技術課題 281 |
2.3.2 揮発メモリー応用 281 |
2.3.3 トンネル絶縁膜の厚膜化 282 |
2.3.4 ドット材料エンジニアリング 282 |
2.3.5 ドット構造エンジニアリング 283 |
2.3.6 トンネル絶縁膜の高誘電率化 284 |
2.4 シリコンドットメモリーの展望 284 |
3. 金属ナノドット不揮発性メモリ(田中徹,裴艶麗) 286 |
3.1 はじめに 286 |
3.2 金属ナノドットを有する新型不揮発性メモリ 287 |
3.3 金属ナノドット膜の作製と評価 287 |
3.4 金属ナノドットのメモリ特性 290 |
3.5 高密度金属ナノドットとHigh-k絶縁膜を有するMISキャパシタデバイス 294 |
3.6 おわりに 294 |
4. ナノギャップスイッチ(内藤泰久,清水哲夫) 297 |
4.1 はじめに 297 |
4.2 ナノギャップ電極の作製手法 297 |
4.3 ナノギャップ電極のメモリー効果 298 |
4.4 まとめ及び今後の展開 301 |
序章 半導体メモリの発展とDRAM最新技術(小柳光正) |
1. はじめに 1 |
2. DRAMの歴史と最新技術 2 |